Inicio ProductosEl buffer de salida del reloj

Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.

Estoy en línea para chatear ahora

Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.

Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.
Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.

Ampliación de imagen :  Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.

Datos del producto: Pago y Envío Términos:
Descripción: Los datos de los datos de los datos de los datos de los datos de los datos de los datos de los datos

Las condiciones de las condiciones de ensayo se determinarán en el anexo IV.

descripción
Categoría: Circuitos integrados (CI) Reloj/horación Buffers del reloj, conductores Ratio - Ingreso:Producción: 1:10
Tipo de producto: Fanout Buffer (Distribución) Estado del producto: Actividad
Tipo de montaje: Montura de la superficie Paquete: Cintas y bobinas (TR) Banda cortante (TC) Digi-Reel®
Diferencial - Entrada: Salida: Sí / Sí Serie: -
Ingreso: LVDS, LVPECL, PECL Paquete de dispositivos del proveedor: 28 - TSSOP
El Sr.: Las acciones de Texas Instruments Frecuencia - máximo: 400 MHz
Voltagem - Suministro: 3 V ~ 3,6 V Envase / estuche: 28-TSSOP (0,173", anchura de 4.40m m)
Producción: El LVDS Temperatura de funcionamiento: -40 °C ~ 85 °C
Número de circuitos: 1 Número del producto de base: DS90LV110

Clock Fanout Buffer (Distribución) IC 1:10 400 MHz 28-TSSOP (0,173", 4,40 mm de ancho)

Contacto
Sensor (HK) Limited

Persona de Contacto: Liu Guo Xiong

Teléfono: +8618200982122

Fax: 86-755-8255222

Envíe su pregunta directamente a nosotros (0 / 3000)

Otros productos